1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
33
34
35
36
39
40
41
42
43
54
55
56
57
58
59
60
63
64
65
67
68
72
73
77
78
82
83
87
88
92
93
94
97
98
99
100
103
104
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
129
132
133
136
137
138
139
140
143
144
147
148
149
152
153
156
157
158
159
160
163
164
167
168
169
170
173
174
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
196
197
200
201
202
205
206
209
210
217
218
219
225
226
229
230
233
234
235
238
239
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
745
746
752
756
757
760
761
764
765
771
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
804
805
812
816
817
823
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
944
945
948
949
950
951
952
953
954
955
956
957
958
961
962
963
966
967
970
971
972
975
976
977
978
979
980
981
/* ... */
#ifndef __STM32F4xx_LL_GPIO_H
#define __STM32F4xx_LL_GPIO_H
#ifdef __cplusplus
extern "C" {
#endif
#include "stm32f4xx.h"
/* ... */
#if defined (GPIOA) || defined (GPIOB) || defined (GPIOC) || defined (GPIOD) || defined (GPIOE) || defined (GPIOF) || defined (GPIOG) || defined (GPIOH) || defined (GPIOI) || defined (GPIOJ) || defined (GPIOK)
/* ... */
#if defined(USE_FULL_LL_DRIVER)
/* ... */
/* ... */
/* ... */#endif
Private macros
#if defined(USE_FULL_LL_DRIVER)
/* ... */
/* ... */
typedef struct
{
uint32_t Pin;
/* ... */
uint32_t Mode;
/* ... */
uint32_t Speed;
/* ... */
uint32_t OutputType;
/* ... */
uint32_t Pull;
/* ... */
uint32_t Alternate;
/* ... */
...} LL_GPIO_InitTypeDef;
/* ... */
/* ... */#endif
Exported types
/* ... */
/* ... */
#define LL_GPIO_PIN_0 GPIO_BSRR_BS_0
#define LL_GPIO_PIN_1 GPIO_BSRR_BS_1
#define LL_GPIO_PIN_2 GPIO_BSRR_BS_2
#define LL_GPIO_PIN_3 GPIO_BSRR_BS_3
#define LL_GPIO_PIN_4 GPIO_BSRR_BS_4
#define LL_GPIO_PIN_5 GPIO_BSRR_BS_5
#define LL_GPIO_PIN_6 GPIO_BSRR_BS_6
#define LL_GPIO_PIN_7 GPIO_BSRR_BS_7
#define LL_GPIO_PIN_8 GPIO_BSRR_BS_8
#define LL_GPIO_PIN_9 GPIO_BSRR_BS_9
#define LL_GPIO_PIN_10 GPIO_BSRR_BS_10
#define LL_GPIO_PIN_11 GPIO_BSRR_BS_11
#define LL_GPIO_PIN_12 GPIO_BSRR_BS_12
#define LL_GPIO_PIN_13 GPIO_BSRR_BS_13
#define LL_GPIO_PIN_14 GPIO_BSRR_BS_14
#define LL_GPIO_PIN_15 GPIO_BSRR_BS_15
#define LL_GPIO_PIN_ALL (GPIO_BSRR_BS_0 | GPIO_BSRR_BS_1 | GPIO_BSRR_BS_2 | \
GPIO_BSRR_BS_3 | GPIO_BSRR_BS_4 | GPIO_BSRR_BS_5 | \
GPIO_BSRR_BS_6 | GPIO_BSRR_BS_7 | GPIO_BSRR_BS_8 | \
GPIO_BSRR_BS_9 | GPIO_BSRR_BS_10 | GPIO_BSRR_BS_11 | \
GPIO_BSRR_BS_12 | GPIO_BSRR_BS_13 | GPIO_BSRR_BS_14 | \
GPIO_BSRR_BS_15) ...
/* ... */
/* ... */
#define LL_GPIO_MODE_INPUT (0x00000000U)
#define LL_GPIO_MODE_OUTPUT GPIO_MODER_MODER0_0
#define LL_GPIO_MODE_ALTERNATE GPIO_MODER_MODER0_1
#define LL_GPIO_MODE_ANALOG GPIO_MODER_MODER0
/* ... */
/* ... */
#define LL_GPIO_OUTPUT_PUSHPULL (0x00000000U)
#define LL_GPIO_OUTPUT_OPENDRAIN GPIO_OTYPER_OT_0
/* ... */
/* ... */
#define LL_GPIO_SPEED_FREQ_LOW (0x00000000U)
#define LL_GPIO_SPEED_FREQ_MEDIUM GPIO_OSPEEDER_OSPEEDR0_0
#define LL_GPIO_SPEED_FREQ_HIGH GPIO_OSPEEDER_OSPEEDR0_1
#define LL_GPIO_SPEED_FREQ_VERY_HIGH GPIO_OSPEEDER_OSPEEDR0
/* ... */
/* ... */
#define LL_GPIO_PULL_NO (0x00000000U)
#define LL_GPIO_PULL_UP GPIO_PUPDR_PUPDR0_0
#define LL_GPIO_PULL_DOWN GPIO_PUPDR_PUPDR0_1
/* ... */
/* ... */
#define LL_GPIO_AF_0 (0x0000000U)
#define LL_GPIO_AF_1 (0x0000001U)
#define LL_GPIO_AF_2 (0x0000002U)
#define LL_GPIO_AF_3 (0x0000003U)
#define LL_GPIO_AF_4 (0x0000004U)
#define LL_GPIO_AF_5 (0x0000005U)
#define LL_GPIO_AF_6 (0x0000006U)
#define LL_GPIO_AF_7 (0x0000007U)
#define LL_GPIO_AF_8 (0x0000008U)
#define LL_GPIO_AF_9 (0x0000009U)
#define LL_GPIO_AF_10 (0x000000AU)
#define LL_GPIO_AF_11 (0x000000BU)
#define LL_GPIO_AF_12 (0x000000CU)
#define LL_GPIO_AF_13 (0x000000DU)
#define LL_GPIO_AF_14 (0x000000EU)
#define LL_GPIO_AF_15 (0x000000FU)
/* ... */
/* ... */
/* ... */
/* ... */
/* ... */
#define LL_GPIO_WriteReg(__INSTANCE__, __REG__, __VALUE__) WRITE_REG(__INSTANCE__->__REG__, (__VALUE__))
/* ... */
#define LL_GPIO_ReadReg(__INSTANCE__, __REG__) READ_REG(__INSTANCE__->__REG__)
48 defines
/* ... */
/* ... */
/* ... */
/* ... */
/* ... */
__STATIC_INLINE void LL_GPIO_SetPinMode(GPIO_TypeDef *GPIOx, uint32_t Pin, uint32_t Mode)
{
MODIFY_REG(GPIOx->MODER, (GPIO_MODER_MODER0 << (POSITION_VAL(Pin) * 2U)), (Mode << (POSITION_VAL(Pin) * 2U)));
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_GetPinMode(GPIO_TypeDef *GPIOx, uint32_t Pin)
{
return (uint32_t)(READ_BIT(GPIOx->MODER,
(GPIO_MODER_MODER0 << (POSITION_VAL(Pin) * 2U))) >> (POSITION_VAL(Pin) * 2U));
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_SetPinOutputType(GPIO_TypeDef *GPIOx, uint32_t PinMask, uint32_t OutputType)
{
MODIFY_REG(GPIOx->OTYPER, PinMask, (PinMask * OutputType));
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_GetPinOutputType(GPIO_TypeDef *GPIOx, uint32_t Pin)
{
return (uint32_t)(READ_BIT(GPIOx->OTYPER, Pin) >> POSITION_VAL(Pin));
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_SetPinSpeed(GPIO_TypeDef *GPIOx, uint32_t Pin, uint32_t Speed)
{
MODIFY_REG(GPIOx->OSPEEDR, (GPIO_OSPEEDER_OSPEEDR0 << (POSITION_VAL(Pin) * 2U)),
(Speed << (POSITION_VAL(Pin) * 2U)));
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_GetPinSpeed(GPIO_TypeDef *GPIOx, uint32_t Pin)
{
return (uint32_t)(READ_BIT(GPIOx->OSPEEDR,
(GPIO_OSPEEDER_OSPEEDR0 << (POSITION_VAL(Pin) * 2U))) >> (POSITION_VAL(Pin) * 2U));
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_SetPinPull(GPIO_TypeDef *GPIOx, uint32_t Pin, uint32_t Pull)
{
MODIFY_REG(GPIOx->PUPDR, (GPIO_PUPDR_PUPDR0 << (POSITION_VAL(Pin) * 2U)), (Pull << (POSITION_VAL(Pin) * 2U)));
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_GetPinPull(GPIO_TypeDef *GPIOx, uint32_t Pin)
{
return (uint32_t)(READ_BIT(GPIOx->PUPDR,
(GPIO_PUPDR_PUPDR0 << (POSITION_VAL(Pin) * 2U))) >> (POSITION_VAL(Pin) * 2U));
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_SetAFPin_0_7(GPIO_TypeDef *GPIOx, uint32_t Pin, uint32_t Alternate)
{
MODIFY_REG(GPIOx->AFR[0], (GPIO_AFRL_AFSEL0 << (POSITION_VAL(Pin) * 4U)),
(Alternate << (POSITION_VAL(Pin) * 4U)));
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_GetAFPin_0_7(GPIO_TypeDef *GPIOx, uint32_t Pin)
{
return (uint32_t)(READ_BIT(GPIOx->AFR[0],
(GPIO_AFRL_AFSEL0 << (POSITION_VAL(Pin) * 4U))) >> (POSITION_VAL(Pin) * 4U));
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_SetAFPin_8_15(GPIO_TypeDef *GPIOx, uint32_t Pin, uint32_t Alternate)
{
MODIFY_REG(GPIOx->AFR[1], (GPIO_AFRH_AFSEL8 << (POSITION_VAL(Pin >> 8U) * 4U)),
(Alternate << (POSITION_VAL(Pin >> 8U) * 4U)));
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_GetAFPin_8_15(GPIO_TypeDef *GPIOx, uint32_t Pin)
{
return (uint32_t)(READ_BIT(GPIOx->AFR[1],
(GPIO_AFRH_AFSEL8 << (POSITION_VAL(Pin >> 8U) * 4U))) >> (POSITION_VAL(Pin >> 8U) * 4U));
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_LockPin(GPIO_TypeDef *GPIOx, uint32_t PinMask)
{
__IO uint32_t temp;
WRITE_REG(GPIOx->LCKR, GPIO_LCKR_LCKK | PinMask);
WRITE_REG(GPIOx->LCKR, PinMask);
WRITE_REG(GPIOx->LCKR, GPIO_LCKR_LCKK | PinMask);
temp = READ_REG(GPIOx->LCKR);
(void) temp;
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_IsPinLocked(GPIO_TypeDef *GPIOx, uint32_t PinMask)
{
return (READ_BIT(GPIOx->LCKR, PinMask) == (PinMask));
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_IsAnyPinLocked(GPIO_TypeDef *GPIOx)
{
return (READ_BIT(GPIOx->LCKR, GPIO_LCKR_LCKK) == (GPIO_LCKR_LCKK));
}{ ... }
/* ... */
/* ... */
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_ReadInputPort(GPIO_TypeDef *GPIOx)
{
return (uint32_t)(READ_REG(GPIOx->IDR));
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_IsInputPinSet(GPIO_TypeDef *GPIOx, uint32_t PinMask)
{
return (READ_BIT(GPIOx->IDR, PinMask) == (PinMask));
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_WriteOutputPort(GPIO_TypeDef *GPIOx, uint32_t PortValue)
{
WRITE_REG(GPIOx->ODR, PortValue);
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_ReadOutputPort(GPIO_TypeDef *GPIOx)
{
return (uint32_t)(READ_REG(GPIOx->ODR));
}{ ... }
/* ... */
__STATIC_INLINE uint32_t LL_GPIO_IsOutputPinSet(GPIO_TypeDef *GPIOx, uint32_t PinMask)
{
return (READ_BIT(GPIOx->ODR, PinMask) == (PinMask));
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_SetOutputPin(GPIO_TypeDef *GPIOx, uint32_t PinMask)
{
WRITE_REG(GPIOx->BSRR, PinMask);
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_ResetOutputPin(GPIO_TypeDef *GPIOx, uint32_t PinMask)
{
WRITE_REG(GPIOx->BSRR, (PinMask << 16));
}{ ... }
/* ... */
__STATIC_INLINE void LL_GPIO_TogglePin(GPIO_TypeDef *GPIOx, uint32_t PinMask)
{
uint32_t odr = READ_REG(GPIOx->ODR);
WRITE_REG(GPIOx->BSRR, ((odr & PinMask) << 16u) | (~odr & PinMask));
}{ ... }
/* ... */
#if defined(USE_FULL_LL_DRIVER)
/* ... */
ErrorStatus LL_GPIO_DeInit(GPIO_TypeDef *GPIOx);
ErrorStatus LL_GPIO_Init(GPIO_TypeDef *GPIOx, LL_GPIO_InitTypeDef *GPIO_InitStruct);
void LL_GPIO_StructInit(LL_GPIO_InitTypeDef *GPIO_InitStruct);
/* ... */
/* ... */#endif
/* ... */
/* ... */
/* ... */
#endif
/* ... */
#ifdef __cplusplus
}extern "C" { ... }
#endif
/* ... */
#endif